終端オプション

UltraScale アーキテクチャ SelectIO リソース ユーザー ガイド (UG571)

Document ID
UG571
Release Date
2023-08-31
Revision
1.15 日本語

Vivado Design Suite では、ターゲット デバイスやパッケージの I/O ピンに割り当てられているオプションや実際の I/O 規格を考慮して、同時スイッチング ノイズ (SSN) 解析を実行できます。

各出力ピンには、ボード上に終端を配置するか否かを指定するオプションがあります。各 I/O 規格のオフチップ終端フィールドには、デフォルトの終端がある場合その終端が自動的に入力されます。

表: 各 I/O 規格の SSN ノイズ解析のデフォルト終端 に、Vivado Design Suite に含まれる SSN 予測ツールを使用する際に、UltraScale™ デバイスでサポートされている各 I/O 規格のデフォルト終端をすべて示します。デザイン内の各 I/O ピンに対して、これらの終端を使用したり、または使用しないように選択できます。

表 A-1: 各 I/O 規格の SSN ノイズ解析のデフォルト終端

I/O 規格

ドライブ

終端オプション

BLVDS_25

近端に 165 W の直列抵抗、近端に 140 W の差動抵抗、および遠端に 100 W の差動抵抗 (NS_165_ND_140_FD_100)

DIFF_HSTL_I

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_HSTL_I_12

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_HSTL_I_DCI_12

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_HSTL_I_18

遠端に V TT への 50 抵抗 (FP_VTT_50)

DIFF_HSTL_I_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_HSTL_I_DCI_18

遠端に V TT への 50 抵抗 (FP_VTT_50)

DIFF_HSTL_II

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

DIFF_HSTL_II_18

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

DIFF_HSUL_12

なし

DIFF_HSUL_12_DCI

なし

DIFF_POD10

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

DIFF_POD10_DCI

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

DIFF_POD12

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

DIFF_POD12_DCI

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

DIFF_SSTL12

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL12_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL135

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL135_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL135_R

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL15

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL15_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

DIFF_SSTL15_R

遠端に V TT への 50 抵抗 (FP_VTT_50)

DIFF_SSTL18_I

遠端に V TT への 50 抵抗 (FP_VTT_50)

DIFF_SSTL18_I_DCI

遠端に V TT への 50 抵抗 (FP_VTT_50)

DIFF_SSTL18_II

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

HSLVDCI_15

なし

HSLVDCI_18

なし

HSTL_I

遠端に V TT への 40 抵抗 (FP_VTT_40)

HSTL_I_12

遠端に V TT への 40 抵抗 (FP_VTT_40)

HSTL_I_DCI_12

遠端に V TT への 40 抵抗 (FP_VTT_40)

HSTL_I_18

遠端に V TT への 50 抵抗 (FP_VTT_50)

HSTL_I_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

HSTL_I_DCI_18

遠端に V TT への 50 抵抗 (FP_VTT_50)

HSTL_II

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

HSTL_II_18

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

HSUL_12

なし

HSUL_12_DCI

なし

LVCMOS12

2

なし

LVCMOS12

4

なし

LVCMOS12

6

なし

LVCMOS12

8

なし

LVCMOS12

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS15

2

なし

LVCMOS15

4

なし

LVCMOS15

6

なし

LVCMOS15

8

なし

LVCMOS15

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS15

16

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS18

2

なし

LVCMOS18

4

なし

LVCMOS18

6

なし

LVCMOS18

8

なし

LVCMOS18

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS18

16

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS25

4

なし

LVCMOS25

8

なし

LVCMOS25

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS25

16

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS33

4

なし

LVCMOS33

8

なし

LVCMOS33

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVCMOS33

16

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVDCI_15

なし

LVDCI_18

なし

LVDS

遠端に 100 の差動抵抗 (FD_100)

LVDS_25

遠端に 100 の差動抵抗 (FD_100)

LVDS_25_PE

遠端に 100 の差動抵抗 (FD_100)

LVDS_PE

遠端に 100 の差動抵抗 (FD_100)

LVTTL

4

なし

LVTTL

8

なし

LVTTL

12

遠端に V TT への 50 抵抗 (FP_VTT_50)

LVTTL

16

遠端に V TT への 50 抵抗 (FP_VTT_50)

MINI_LVDS_25

遠端に 100 の差動抵抗 (FD_100)

POD10

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

POD10_DCI

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

POD12

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

POD12_DCI

遠端に V CCO への 40 W 抵抗 (FP_VCCO_40)

PPDS_25

遠端に 100 の差動抵抗 (FD_100)

RSDS_25

遠端に 100 の差動抵抗 (FD_100)

SSTL12

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL12_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL135

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL135_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL135_R

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL15

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL15_DCI

遠端に V TT への 40 抵抗 (FP_VTT_40)

SSTL15_R

遠端に V TT への 50 抵抗 (FP_VTT_50)

SSTL18_I

遠端に V TT への 50 抵抗 (FP_VTT_50)

SSTL18_I_DCI

遠端に V TT への 50 抵抗 (FP_VTT_50)

SSTL18_II

近端に V TT への 50 W 抵抗、および遠端に V TT への 50 W 抵抗 (NP_VTT_50_FP_VTT_50)

TMDS_33

遠端に 3.3V への 50 抵抗 (FP_3.3_50)

SUB_LVDS

遠端に 100 の差動抵抗 (FD_100)

この図 に、これらの終端を示します。

図 A-1: デフォルト終端

X-Ref Target - Figure A-1

X17678-default-terminations.jpg