表: BISC プロセスの BITSLICE_CONTROL のポートと属性
に、BISC プロセスに関連する BITSLICE_CONTROL のポートと属性を示します。
表 2-35:
BISC プロセスの BITSLICE_CONTROL のポートと属性
ピン
|
I/O
|
タイプ
|
説明
|
ロジック制御
|
EN_VTC
|
入力
|
データ
|
VT トラッキングを有効にします。
|
ステータス
|
VTC_RDY
|
出力
|
データ
|
VT キャリブレーションで使用するニブル Ready 信号
|
DLY_RDY
|
出力
|
データ
|
ニブルの遅延ライン キャリブレーションの完了を示します。
|
RIU
|
RIU_CLK
|
入力
|
クロック
|
インターコネクト ロジックからのクロック。BISC プロセスが完了するには、RIU クロックを接続する必要があります。
|
RIU_ADDR[5:0]
|
入力
|
データ
|
レジスタ アドレス。
|
RIU_WR_DATA[15:0]
|
入力
|
データ
|
レジスタへのデータ書き込み。
|
RIU_RD_DATA[15:0]
|
出力
|
データ
|
レジスタからのデータ読み出し。
|
RIU_VALID
|
出力
|
データ
|
BISC が RIU レジスタにアクセスしているかどうかを示すステータス。
|
RIU_WR_EN
|
入力
|
Enable
|
レジスタ ライト イネーブル信号 (アクティブ High)。
|
RIU_NIBBLE_SEL
|
入力
|
データ
|
バイト内のニブルの選択。この信号は、ニブルに対して読み出し/書き込みを実行するために High にする必要があります。
|
属性
|
IDLY_VT_TRACK
|
|
|
入力遅延ラインの VT トラッキングを有効にします。
|
ODLY_VT_TRACK
|
|
|
出力遅延ラインの VT トラッキングを有効にします。
|
QDLY_VT_TRACK
|
|
|
スレーブの 4 分の 1 遅延の VT トラッキングを有効にします。
|
ROUNDING_FACTOR
|
|
|
VT トラッキングをスケーリングする値。この属性値は、一般に変更する必要がないデフォルト値です。
|
SELF_CALIBRATE
|
|
|
自動キャリブレーション サイクルを開始します。
|
RIU レジスタ
|
|
|
RIU のパラグラフを読み出します。
|