RXTX_BITSLICE

UltraScale アーキテクチャ SelectIO リソース ユーザー ガイド (UG571)

Document ID
UG571
Release Date
2023-08-31
Revision
1.15 日本語

この基本プリミティブは、レシーバー、トランスミッター、または双方向回路として使用できます。このプリミティブを基に RX_BITSLICE および TX_BITSLICE が生成されます。

RXTX_BITSLICE には、入力パスと出力パスの両方が含まれています。入力遅延および出力遅延は、入力と出力パスに含まれており、BITSLICE_CONTROL、出力パス上の 4:1 または 8:1 用のシリアライズ ロジック、および入力パス上の 1:4 または 1:8 用のデシリアライズ ロジックによって、VT の変動に対して継続的に補正できます。入力パスには、汎用インターコネクト ロジック内の別のクロック ドメインへの受信データの接続を可能にする深さが浅い FIFO も含まれています。 この図 に RXTX_BITSLICE のブロック図を示します。

図 2-32: RXTX_BITSLICE のブロック図

X-Ref Target - Figure 2-32

X16329-rxtx_bitslice-block-diagram.jpg