差動 HSTL クラス II

UltraScale アーキテクチャ SelectIO リソース ユーザー ガイド (UG571)

Document ID
UG571
Release Date
2023-08-31
Revision
1.15 日本語

この図 に、差動 HSTL (1.5V または 1.8V) で単方向終端テクニックを使用した回路の例を示します。個々の回路では、すべてのドライバーとレシーバーが同じ電圧レベル (1.5V または 1.8V) でなければならず、異なる電圧間の互換性はありません (すなわち、DIFF_HSTL_II_18 は DIFF_HSTL_II_18 とのみインターフェイスする)。HR I/O バンクのみがクラス II 規格に対応しています (すなわち、DIFF_HSTL_II_18 は DIFF_HSTL_II_18 とのみインターフェイスする)。

図 1-62: 差動 HSTL (1.5V または 1.8V) の単方向終端

X-Ref Target - Figure 1-62

X16122-diff-hstl-1_5v-or-1_8v-uni-term.jpg

この図 に、差動 HSTL クラス II (1.5V または 1.8V) で双方向終端テクニックを使用した回路の例を示します。個々の回路では、すべてのドライバーとレシーバーが同じ電圧レベル (1.5V または 1.8V) でなければならず、異なる電圧間の互換性はありません (すなわち、DIFF_HSTL_II_18 は DIFF_HSTL_II_18 とのみインターフェイスする)。

図 1-63: 差動 HSTL クラス II (1.5V または 1.8V) の双方向終端

X-Ref Target - Figure 1-63

X16123-diff-hstl-class-ii-1_5v-or-1_8v-bidi-term.jpg

表: HSTL クラス I で使用可能な属性 および 表: 双方向コンフィギュレーションで使用可能な組み合わせ に、HSTL I/O 規格でサポートされる属性を示します。これらの表に示すプリミティブから派生するプリミティブ (たとえば、*_DIFF_OUT、*_DCIEN、*_IBUFDISABLE、または *_INTERMDISABLE) に対してサポートされます。サポートされるすべての派生プリミティブについては、 SelectIO インターフェイス プリミティブ を参照してください。

表 1-36: HSTL クラス I で使用可能な属性

属性

IBUF/IBUFE3/IBUFDS/IBUFDSE3

OBUF/OBUFT

IOBUF/IOBUFE3/IOBUFDS/IOBUFDSE3

HP I/O

HR I/O

HP I/O

HR I/O

HP I/O

HR I/O

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

IOSTANDARD

HSTL_I
HSTL_I_12
HSTL_I_18

HSTL_I
HSTL_I_18

HSTL_I
HSTL_I_12
HSTL_I_18

HSTL_I
HSTL_I_18

HSTL_I
HSTL_I_12
HSTL_I_18

HSTL_I
HSTL_I_18

SLEW

N/A

N/A

FAST
MEDIUM
SLOW

SLOW

FAST
SLOW

SLOW

FAST
MEDIUM
SLOW

SLOW

FAST
SLOW

SLOW

ODT

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

N/A

N/A

RTT_40
RTT_48
RTT_60
RTT_NONE
(1)

RTT_NONE

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

OUTPUT_
IMPEDANCE

N/A

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_48_48

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_48_48

N/A

IOSTANDARD

HSTL_I_DCI
HSTL_I_DCI_12
HSTL_I_DCI_18

N/A

HSTL_I_DCI
HSTL_I_DCI_12
HSTL_I_DCI_18

N/A

HSTL_I_DCI
HSTL_I_DCI_12
HSTL_I_DCI_18

N/A

SLEW

N/A

N/A

FAST
MEDIUM
SLOW

SLOW

N/A

FAST
MEDIUM
SLOW

SLOW

N/A

ODT

RTT_40
RTT_48
RTT_60
(2)

RTT_48

N/A

N/A

N/A

RTT_40
RTT_48
RTT_60
(1) (2)

RTT_48

N/A

OUTPUT_
IMPEDANCE

N/A

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_48_48

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_48_48

N/A

IOSTANDARD

DIFF_HSTL_I
DIFF_HSTL_I_12
DIFF_HSTL_I_18

DIFF_HSTL_I DIFF_HSTL_I_18

DIFF_HSTL_I
DIFF_HSTL_I_12
DIFF_HSTL_I_18

DIFF_HSTL_I
DIFF_HSTL_I_18

DIFF_HSTL_I
DIFF_HSTL_I_12
DIFF_HSTL_I_18

DIFF_HSTL_I
DIFF_HSTL_I_18

SLEW

N/A

N/A

FAST
MEDIUM
SLOW

SLOW

FAST
SLOW

SLOW

FAST
MEDIUM
SLOW

SLOW

FAST
SLOW

SLOW

ODT

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

N/A

N/A

RTT_40
RTT_48
RTT_60
RTT_NONE
(1)

RTT_NONE

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

OUTPUT_
IMPEDANCE

N/A

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_48_48

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_48_48

N/A

IOSTANDARD

DIFF_HSTL_I_DCI
DIFF_HSTL_I_DCI_12
DIFF_HSTL_I_DCI_18

N/A

DIFF_HSTL_I_DCI
DIFF_HSTL_I_DCI_12
DIFF_HSTL_I_DCI_18

N/A

DIFF_HSTL_I_DCI
DIFF_HSTL_I_DCI_12
DIFF_HSTL_I_DCI_18

N/A

SLEW

N/A

N/A

FAST
MEDIUM
SLOW

SLOW

N/A

FAST
MEDIUM
SLOW

SLOW

N/A

ODT

RTT_40
RTT_48
RTT_60
(2)

RTT_48

N/A

N/A

N/A

RTT_40
RTT_48
RTT_60
(1) (2)

RTT_48

N/A

OUTPUT_
IMPEDANCE

N/A

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_48_48

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_48_48

N/A

注記:

1. 表: 双方向コンフィギュレーションで使用可能な組み合わせ に、双方向コンフィギュレーションに使用できるドライバー出力インピーダンス (OUTPUT_IMPEDANCE) と ODT の組み合わせを示します。

2. ODT = RTT_NONE は、DCI I/O 規格の有効な設定ではありません。

表 1-37: 双方向コンフィギュレーションで使用可能な組み合わせ

OUTPUT_IMPEDANCE

ODT

RDRV_40_40 (40 W )

RTT_40

RDRV_40_40 (40 W )

RTT_60

RDRV_40_40 (40 W )

RTT_NONE

RDRV_48_48 (48 W )

RTT_48

RDRV_48_48 (48 W )

RTT_NONE

RDRV_60_60 (60 W )

RTT_40

RDRV_60_60 (60 W )

RTT_60

RDRV_60_60 (60 W )

RTT_NONE

表: HSTL クラス II で使用可能な属性 に、HSTL クラス II I/O 規格でサポートされる属性を示します。 表: HSTL クラス II で使用可能な属性 に示すプリミティブから派生するプリミティブ (たとえば、*_DIFF_OUT、*_DCIEN、*_IBUFDISABLE、または *_INTERMDISABLE) に対してサポートされます。サポートされるすべての派生プリミティブについては、 SelectIO インターフェイス プリミティブ を参照してください。

表 1-38: HSTL クラス II で使用可能な属性

属性

IBUF/IBUFDS

OBUF/OBUFT

IOBUF/IOBUFDS

HP I/O

HR I/O

HP I/O

HR I/O

HP I/O

HR I/O

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

IOSTANDARD

N/A

HSTL_II
HSTL_II_18

N/A

HSTL_II
HSTL_II_18

N/A

HSTL_II
HSTL_II_18

SLEW

N/A

N/A

N/A

FAST
SLOW

SLOW

N/A

FAST
SLOW

SLOW

ODT

N/A

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

N/A

N/A

N/A

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

IOSTANDARD

N/A

DIFF_HSTL_II
DIFF_HSTL_II_18

N/A

DIFF_HSTL_II
DIFF_HSTL_II_18

N/A

DIFF_HSTL_II
DIFF_HSTL_II_18

SLEW

N/A

N/A

N/A

FAST
SLOW

SLOW

N/A

FAST
SLOW

SLOW

ODT

N/A

RTT_40
RTT_48
RTT_60 RTT_NONE

RTT_NONE

N/A

N/A

N/A

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE