差動 POD

UltraScale アーキテクチャ SelectIO リソース ユーザー ガイド (UG571)

Document ID
UG571
Release Date
2023-08-31
Revision
1.15 日本語

この図 に、ドライバーおよびレシーバー終端値が整合された差動 POD (1.0V または 1.2V) に単方向終端を使用したシンプルな回路の例を示します。個々の回路では、すべてのドライバーとレシーバーが同じ電圧レベル (1.2V または 1.0V) でなければならず、異なる電圧間の互換性はありません (すなわち、DIFF_POD12 は DIFF_POD12 とのみインターフェイスする)。

図 1-79: 単方向信号の差動 POD

X-Ref Target - Figure 1-79

X16139-diff-pod-w-uni-signaling.jpg

この図 に、ドライバーおよびレシーバー終端値が整合された差動 POD (1.0V または 1.2V) に双方向終端を使用したシンプルな回路の例を示します。個々の回路では、すべてのドライバーとレシーバーが同じ電圧レベル (1.0V または 1.2V) でなければならず、異なる電圧間の互換性はありません (すなわち、DIFF_POD10_DCI は DIFF_POD10_DCI とのみインターフェイスする)。

図 1-80: 双方向信号の差動 POD

X-Ref Target - Figure 1-80

X16140-diff-pod-w-bidi-signaling.jpg

表: POD で使用可能な属性 に、POD I/O 規格でサポートされる属性を示します。 表: POD で使用可能な属性 に示すプリミティブから派生するプリミティブ (たとえば、*_DIFF_OUT、*_DCIEN、*_IBUFDISABLE、または *_INTERMDISABLE) に対してサポートされます。サポートされるすべての派生プリミティブについては、 SelectIO インターフェイス プリミティブ を参照してください。

表 1-51: POD で使用可能な属性

属性

IBUF/IBUFE3/IBUFDS/
IBUFDSE3

OBUF/OBUFT

IOBUF/IOBUFE3/IOBUFDS/
IOBUFDSE3

HP I/O

HP I/O

HP I/O

許容値

デフォルト

許容値

デフォルト

許容値

デフォルト

IOSTANDARD

POD10
DIFF_POD10

POD10
DIFF_POD10

POD10
DIFF_POD10

SLEW

N/A

FAST
MEDIUM
SLOW

SLOW

FAST
MEDIUM
SLOW

SLOW

DQS_BIAS (5)

TRUE
FALSE

FALSE

N/A

TRUE
FALSE

FALSE

ODT

RTT_40、RTT_48
RTT_60、RTT_NONE

RTT_NONE

N/A

RTT_40、RTT_48
RTT_60、RTT_NONE
(1)

RTT_NONE

OUTPUT_
IMPEDANCE

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_40_40

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_40_40

IOSTANDARD

POD10_DCI
DIFF_POD10_DCI

POD10_DCI
DIFF_POD10_DCI

POD10_DCI
DIFF_POD10_DCI

SLEW

N/A

FAST
MEDIUM
SLOW

SLOW

FAST
MEDIUM
SLOW

SLOW

DQS_BIAS (5)

TRUE
FALSE

FALSE

N/A

TRUE
FALSE

FALSE

ODT

RTT_40
RTT_48
RTT_60
(2)

RTT_40

N/A

RTT_40
RTT_48
RTT_60
(1) (2)

RTT_40

OUTPUT_
IMPEDANCE

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60

RDRV_40_40

RDRV_40_40
RDRV_48_48
RDRV_60_60
(1)

RDRV_40_40

IOSTANDARD

POD12
DIFF_POD12

POD12
DIFF_POD12

POD12
DIFF_POD12

SLEW

N/A

FAST
MEDIUM
SLOW
(4)

SLOW

FAST
MEDIUM
SLOW
(3)

SLOW

PRE_EMPHASIS

N/A

RDRV_240
RDRV_NONE
(4)

RDRV_NONE

RDRV_240
RDRV_NONE
(3)

RDRV_NONE

EQUALIZATION

EQ_LEVEL0、EQ_LEVEL1、
EQ_LEVEL2、EQ_LEVEL3、
EQ_LEVEL4、EQ_NONE

EQ_NONE

N/A

EQ_LEVEL0、EQ_LEVEL1、
EQ_LEVEL2、EQ_LEVEL3、
EQ_LEVEL4、EQ_NONE

EQ_NONE

OFFSET_CNTRL

CNTRL_NONE
FABRIC

CNTRL_NONE

N/A

CNTRL_NONE
FABRIC

CNTRL_NONE

DQS_BIAS (5)

TRUE
FALSE

FALSE

N/A

TRUE
FALSE

FALSE

ODT

RTT_40
RTT_48
RTT_60
RTT_NONE

RTT_NONE

N/A

RTT_40
RTT_48
RTT_60
(RTT_NONE) (3)

RTT_NONE

OUTPUT_
IMPEDANCE

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60 (4)

RDRV_40_40

RDRV_40_40
RDRV_48_48
RDRV_60_60 (3)

RDRV_40_40

IOSTANDARD

POD12_DCI
DIFF_POD12_DCI

POD12_DCI
DIFF_POD12_DCI

POD12_DCI
DIFF_POD12_DCI

SLEW

N/A

FAST
MEDIUM
SLOW
(4)

SLOW

FAST
MEDIUM
SLOW
(3)

SLOW

PRE_EMPHASIS (6)

N/A

RDRV_240
RDRV_NONE
(4)

RDRV_NONE

RDRV_240
RDRV_NONE
(3)

RDRV_NONE

EQUALIZATION

EQ_LEVEL0、EQ_LEVEL1、
EQ_LEVEL2、EQ_LEVEL3、
EQ_LEVEL4、EQ_NONE

EQ_NONE

N/A

EQ_LEVEL0、EQ_LEVEL1、
EQ_LEVEL2、EQ_LEVEL3、
EQ_LEVEL4、EQ_NONE

EQ_NONE

OFFSET_CNTRL

CNTRL_NONE
FABRIC

CNTRL_NONE

N/A

CNTRL_NONE
FABRIC

CNTRL_NONE

DQS_BIAS (5) (7)

TRUE
FALSE

FALSE

N/A

TRUE
FALSE

FALSE

ODT

RTT_40
RTT_48
RTT_60 (2)

RTT_40

N/A

RTT_40
RTT_48
RTT_60 (2) (3)

RTT_40

OUTPUT_
IMPEDANCE

N/A

RDRV_40_40
RDRV_48_48
RDRV_60_60 (4)

RDRV_40_40

RDRV_40_40
RDRV_48_48
RDRV_60_60 (3)

RDRV_40_40

注記:

1. 表: 双方向コンフィギュレーションで使用可能な組み合わせ に、双方向コンフィギュレーションに使用できるドライバー出力インピーダンス (OUTPUT_IMPEDANCE) と ODT の組み合わせを示します。

2. ODT = RTT_NONE は、DCI I/O 規格の有効な設定ではありません。

3. 表: OUTPUT_IMPEDANCE、ODT、および PRE_EMPHASIS の可能な組み合わせ に、双方向コンフィギュレーションに使用できるドライバー出力インピーダンス (OUTPUT_IMPEDANCE)、ODT、および PRE_EMPHASIS の組み合わせを示します。

4. 表: OUTPUT_IMPEDANCE および PRE_EMPHASIS の可能な組み合わせ に、ドライバー出力インピーダンス (OUTPUT_IMPEDANCE) と PRE_EMPHASIS の組み合わせを示します。

5. DIFF_POD I/O 規格にのみ適用されます。

6. プリエンファシス機能を有効にするには、この属性を ENABLE_PRE_EMPHASIS と共に使用する必要があります。

7. この属性はプリミティブ上では読み出し専用です。DQS_BIAS 属性は、プリミティブではなく I/O ポートに設定されます。

表: OUTPUT_IMPEDANCE、ODT、および PRE_EMPHASIS の可能な組み合わせ 表: OUTPUT_IMPEDANCE および PRE_EMPHASIS の可能な組み合わせ に、POD I/O 規格でサポートされる属性を示します。

表 1-52: OUTPUT_IMPEDANCE、ODT、および PRE_EMPHASIS の可能な組み合わせ

OUTPUT_IMPEDANCE

SLEW

ODT

PRE_EMPHASIS

RDRV_40_40 (40 W )

SLOW、MEDIUM、FAST

RTT_40

RDRV_NONE

RDRV_40_40 (40 W )

SLOW、MEDIUM、FAST

RTT_60

RDRV_NONE

RDRV_40_40 (40 W )

SLOW、MEDIUM、FAST

RTT_NONE

RDRV_NONE

RDRV_48_48 (48 W )

SLOW、MEDIUM、FAST

RTT_48

RDRV_NONE

RDRV_48_48 (48 W )

SLOW、MEDIUM、FAST

RTT_NONE

RDRV_NONE

RDRV_60_60 (60 W )

SLOW、MEDIUM、FAST

RTT_40

RDRV_NONE

RDRV_60_60 (60 W )

SLOW、MEDIUM、FAST

RTT_60

RDRV_NONE

RDRV_60_60 (60 W )

SLOW、MEDIUM、FAST

RTT_NONE

RDRV_NONE

RDRV_40_40 (40 W )

FAST

RTT_40

RDRV_240

RDRV_40_40 (40 W )

FAST

RTT_60

RDRV_240

RDRV_40_40 (40 W )

FAST

RTT_NONE

RDRV_240

表 1-53: OUTPUT_IMPEDANCE および PRE_EMPHASIS の可能な組み合わせ

OUTPUT_IMPEDANCE

SLEW

PRE_EMPHASIS

RDRV_40_40 (40 W )

SLOW、MEDIUM、FAST

RDRV_NONE

RDRV_48_48 (48 W )

SLOW、MEDIUM、FAST

RDRV_NONE

RDRV_60_60 (60 W )

SLOW、MEDIUM、FAST

RDRV_NONE

RDRV_40_40 (40 W )

FAST

RDRV_240