高速デバッグ ポートを使用するイベント トレース オフロード - 2023.2 日本語

AI エンジン ツールおよびフロー ユーザー ガイド (UG1076)

Document ID
UG1076
Release Date
2023-12-04
Version
2023.2 日本語

高速デバッグ ポート (HSDP) は、Aurora インターフェイスおよび SmartLynq+ といった専用の高速デバッグ ケーブルを介して、プログラマブル ロジック (PL)、プロセッシング システム (PS)、および AI エンジンのデバッグおよびトレース機能を提供します。HSDP は、高速ギガビット トランシーバーを活用して、デバッグによるシステム コンフィギュレーションへの介入が少なくなるようにします。

SmartLynq+ は、主に AMD Versal™ アダプティブ SoC をターゲットとした高速デバッグおよびトレース モジュールです。これにより、コンフィギュレーションとトレースのスピードが飛躍的に向上します。トレース キャプチャの場合、SmartLynq+ モジュールは高速デバッグ ポート (HSDP) によって最大 10 Gb/s の速度に対応できます。これは、標準的な JTAG の 100 倍の速度です。反復を高速化してダウンロードを繰り返すことで、開発の生産性が向上し、デザイン サイクルが短縮されます。

従来のハードウェア イベント トレースでは、トレース情報は最初に Versal デバイスで利用可能な DDR メモリに保存され、アプリケーションの実行が完了したら SD カードにオフロードされます。このため、保存および解析可能なトレース情報の量には制限があります。HSDP を介する AI エンジン トレース オフロードでは、SmartLynq+ モジュールのさらに多くの DDR メモリを使用し、複雑なデザインの大量のトレース情報を解析できます。また、SmartLynq+ モジュールは高帯域幅のコネクティビティを提供し、より高速な HSDP を介してトレース情報をオフロードします。