UltraScale+ デバイスの MIG ウィザード - 2023.2 日本語

Power Design Manager ユーザー ガイド (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 日本語

UltraScale+ デバイスの MIG ウィザードのコンフィギュレーションは次のとおりです。詳細は、MIG ウィザード を参照してください。

図 1. UltraScale+ デバイスの MIG ウィザード

[Instance Name]
生成されたコンフィギュレーションに名前を割り当てることができます。これにより、I/O ページ上の複数のコンフィギュレーションが区別しやすくなります。
[Standard]
このウィザードでは、次の I/O メモリ コントローラー規格がサポートされます。
  • DDR3
  • DDR3L
  • DDR4
  • RLDRAM3
[Mem Configuration]
適切なメモリ コンフィギュレーション。
[Data Rate]
メモリ デバイスのターゲット データ レート。
[Data Width]
選択したメモリ インターフェイスに適したデータ幅を選択します。
[Bank Type]
デザイン要件に応じて HP または HD バンクを選択します。
[Input Termination]
目的の入力終端 DQ/S ピンを選択できます。
[Address Width]
インターフェイスで使用されているアドレス行 (Row、Column、Bank、使用されている場合は Rank および CS 行など) の合計数。
[Read/Write %]
外部メモリとの間の読み書きにメモリインターフェイスが使用される時間の割合 (%)。合計は 100% またはそれ以下に抑える必要があり、インターフェイスは、100% - (Read% + Write%) の確率でアイドル状態になると想定されます。これは、[Output Enable]、[Term Disable]、および [IBUF Disable] のパーセントに反映されます。
[Add Typical Link/Layer Logic]
このオプションを使用すると、特定のメモリ インターフェイスのリンク層ロジックのリソースを自動的に生成できます。これは、ハード メモリ コントローラーには適用されません。コンフィギュレーションおよび作成が完了すると、I/O 表の新しい行に、ウィザードで入力した情報が入力されます。