本文档中的 PCB 准则主要涉及两个方面:
- 配电:
- 电流阶跃负载和器件使用率
- 推荐的 PCB 去耦电容数量
- 电容器规格要求
- 存储器接口布线:
- 所有存储器接口的必需布线准则
- DDR4
- LPDDR4/4x
- RLDRAM3
- QDR-IV
- 板级原理图设计和仿真资源
-
PCB 开发板系统设计的设计中心
- Versal 自适应 SoC 中用于 HyperLynx DDRx Wizard 的 DDR4 和 LPDDR4 时序模型:此教程展示如何将 Versal 自适应 SoC DDR4 和 LPDDR4 时序模型整合到 HyperLynx 中。
- 获取并验证 Versal 自适应 SoC 存储器管脚分配:此教程介绍从 AMD Vivado™ 工具获得有效的存储器管脚分配的快捷方法。
- Versal 自适应 SoC 板级原理图审查检查表(XTP546):现在包含一个自动板级原理图检查器。
- 电源设计管理器 (PDM) 工具(从 china.xilinx.com/power 下载):包含基于具体设计的定制去耦要求。
-
PCB 开发板系统设计的设计中心