トランシーバーのマスター リセット

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

GTY トランシーバーにはマスター リセット コントローラーがあります。マスター リセット コントローラーは、LCPLL、RPLL、ILO、TX プログラマブル分周器 (D)、RX プログラマブル分周器 (D)、TX チャネル、および RX チャネルの各リセットを自動でステップ実行します。マスター リセット コントローラーのステート マシンは、図 1 (TX の場合) および 図 2 (RX の場合) に示すように動作します。

図 1. トランシーバー TX のマスター リセット ステート マシン シーケンス
図 2. トランシーバー RX のマスター リセット ステート マシン シーケンス

各チャネルには、特定チャネルのマスター リセット コントローラーポートが備わっています。マルチ レーン プロトコルでは、使用レーンすべてでマスター リセット信号を個別にトグルする必要があります。ただし、ILORESETDONE 信号と TX/RXRESETDONE 信号をデイジー チェーン接続することで、マスター リセット コントローラーは、すべてのレーンにおいて前の手順が確実に完了してから次の手順に進むようになります。