TX のファブリック クロック出力制御

Versal ACAP GTY および GTYP トランシーバー アーキテクチャ マニュアル (AM002)

Document ID
AM002
Release Date
2021-05-05
Revision
1.2 日本語

TX クロック分周制御ブロックは、2 つのコンポーネント (シリアルおよびパラレル クロック分周制御とセレクター制御) で構成されています。次の図に、クロック分周器とセレクターの詳細を示します。

図 1. TX シリアルおよびパラレル クロック分周器
注記:
  1. CH*_TXOUTCLK は、BUFG_GT を介するインターコネクト ロジック クロックのソースとして使用されます。

    HSCLK0 からの RPLL と LCPLL は TX チャネル 0/1 でのみ使用でき、HSCLK1 からの RPLL と LCPLL は TX チャネル 2/3 でのみ使用できます。

  2. 1/2、1/4 分周ブロック、および 1/4、1/5、1/8、1/10 分周ブロックは、TX_DATA_WIDTH と TX_INT_DATA_WIDTH に基づいて選択されます。
  3. クロック リソース (BUFG_GT および BUFG_GT_SYNC など) の配置制約および制限の詳細は、 『Versal ACAP クロッキング リソース アーキテクチャ マニュアル』 (AM003: 英語版日本語版) を参照してください。
  4. IBUFDS_GTE5 からのクロック出力は、GTPOWERGOOD が High にアサートされてから使用可能になります。