对 FPGA 或自适应 SoC 设计进行调试是一个多步骤迭代式进程。与大多数复杂问题的处理方式一样,最好先将 FPGA 或自适应 SoC 设计调试进程细分为多个小部分,以便集中精力使设计中的每一小部分能逐一正常运行,而不是尝试一次性让整个设计都能正常运行。举例来说,逐一添加每个模块,使其在整个设计环境内都正常运行,以此方式迭代完成整个设计流程,这正是经过验证的设计和调试方法论示例之一。您可通过混用以下任意设计流程阶段来使用此设计与调试方法论:
- RTL 级别设计仿真
- 实现后设计仿真
- 系统内调试
对 FPGA 或自适应 SoC 设计进行调试是一个多步骤迭代式进程。与大多数复杂问题的处理方式一样,最好先将 FPGA 或自适应 SoC 设计调试进程细分为多个小部分,以便集中精力使设计中的每一小部分能逐一正常运行,而不是尝试一次性让整个设计都能正常运行。举例来说,逐一添加每个模块,使其在整个设计环境内都正常运行,以此方式迭代完成整个设计流程,这正是经过验证的设计和调试方法论示例之一。您可通过混用以下任意设计流程阶段来使用此设计与调试方法论: