完成任意实现步骤后使用 report_timing
、report_timing_summary
或 report_design_analysis
分析时序结果时,您必须审查关键路径结构,了解是否可通过修改 RTL、使用综合属性或者使用其他综合选项来更有效地将其映射到逻辑原语。这对于包含大量逻辑层次的路径尤为重要,因为大量逻辑层次会给实现工具施加压力并限制总体设计性能。
只要发现具有大量逻辑层次的路径,就必须确认路径功能是否需要如此大量的逻辑层次。通常确认逻辑层次的最佳数量并不容易,因为它取决于您对设计的了解以及您对总体 RTL 最优化的了解程度。观察综合后经过最优化的网表并识别 RTL 中的问题来源及其改进方法是一项复杂的任务。
在工程模式下,Vivado IDE 可在经过综合或实现的设计与经过细化的设计之间提供强大的交叉探测机制,从而帮助简化分析。请执行以下操作以对综合后/实现后的设计和细化设计进行交叉探测:
- 打开存储器中综合后/实现后的设计和细化的设计。
- 选择综合后/实现后设计视图中的时序路径,按F4键显示其板级原理图。
- 选择 Flow Navigator 窗格中的“Elaborated Design”(细化设计)。这样会同时选中对应于时序路径的 RTL 单元,以便您可按F4键打开 RTL 板级原理图,并在细化视图中查看该相同路径,或者从端点管脚反向走线回到起点单元。
- 复查路径遍历的 RTL 逻辑,特别注意运算符或矢量的大小。