全局时钟缓冲器连接和布线轨道 - 2023.2 简体中文

Versal 自适应 SoC 硬件、IP 和平台开发方法指南 (UG1387)

Document ID
UG1387
Release Date
2023-11-15
Version
2023.2 简体中文

XPIO 时钟区域中的全部 24 个 BUFGCE/MBUFGCE 缓冲器各自都只能驱动特定的时钟布线轨道。然而,BUFGCTRL/MBUFGCTRL 和 BUFGCE_DIV/MBUFGCE_DIV 输出可以通过 MUX 结构使用 24 条轨道中的任何一条。每个 BUFGCE_DIV/MBUFGCE_DIV 与特定的 BUFGCE 站点 (site) 共享输入连接,每个 BUFGCTRL/MBUFGCTRL 与 2 个特定的 BUFGCE 站点 (site) 共享输入连接。因此,当时钟区域中使用 BUFGCE_DIV/MBUFGCE_DIV 或 BUFGCTRL/MBUFGCTRL 缓冲器时,BUFGCE/MBUFGCE 缓冲器的使用会受到限制。下图显示了在时钟区域内的底部 6 个 BUFGCE 站点,这些 BUFGCE 在 XPIO 时钟区域内复制 4 次。

注释: 针对器件中每个特定轨道 ID 都会分配 1 个全局时钟信号线,以供时钟所使用的所有垂直布线、水平布线和分布资源使用。除非时钟穿过另一个时钟缓冲器,否则无法更改轨道 ID。
图 1. BUFGCE、BUFGCE_DIV 和 BUFGCTRL 共享输入和输出多路复用
注释: 含 X6Y# 的 BUFG* 站点 (site) 表示 XPIO CLOCK_REGION X6Y0。