针对 UltraScale+ 器件的硬核 IP 块支持 - 2023.2 简体中文

电源设计管理器 用户指南 (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 简体中文

“Hard IP Block”(硬核 IP 块)设置允许您计算与以下 AMD UltraScale+™ 器件集成 IP 块相关联的功耗:

PCIe

集成 PCI Express 核是高可靠性、高带宽、高可缩放性的串行互连。使用含 GT 的硬核 GEN1、GEN2、GEN3 或 GEN4 PCIe 接口时,请选择 PCIe。使用以可选 500 MHz 核时钟频率运行的硬核 GEN3/GEN4 PCIe 接口时,请选择 PCIe_500。

100G 以太网

Integrated Block for 100 Gbps Ethernet 提供了高性能低时延 100 Gbps 以太网端口,支持各种用户自定义和统计数据收集操作。如果您的设计使用 Integrated Block for 100 Gbps Ethernet,请选择 CMAC。如果您使用的数据翻转率较低,请选择 CMAC-Low,或者如果您使用最差情况的数据翻转率,请选择 CMAC-High。如需了解有关此 IP 块的详细信息,请参阅 UltraScale 器件 Integrated Block for 100G Ethernet LogiCORE IP 产品指南(PG165)

Interlaken

Integrated Block for Interlaken 是可扩展的芯片到芯片互连协议,旨在支持:仅限通道逻辑模式,允许将每个串行收发器用于构建全功能的 Interlaken 接口。在配备 48 个串行收发器的器件中,可维持高达 600 Gb/s 的总吞吐量。每个集成 IP 核支持的协议逻辑可缩放至 150 Gb/s。

如果您的设计使用 Integrated Block for Interlaken,请选择 ILKN。如果您使用的 TX 数据翻转率较低,请选择 ILKN-Low,或者如果您使用最差情况的数据翻转率,请选择 ILKN-High。如需了解有关此 IP 块的详细信息,请参阅 Integrated Interlaken 150G LogiCORE IP 产品指南(PG169)

这些 IP 块设计为与 GTH 或 GTY 收发器相结合以实现集成解决方案。您可以使用 Transceiver Configuration Wizard 将相应的 GTH 或 GTY 收发器配置与集成硬核 IP 块相结合。要打开 Transceiver Configuration Wizard,请单击位于GTH选项卡顶部的Create GTH(创建 GTH)按钮。或者单击位于 GTY 选项卡顶部的Create GTY(创建 GTY)按钮。