供电设计 - 2023.2 简体中文

电源设计管理器 用户指南 (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 简体中文

供电设计表用于显示基于当前估算来正确设计电源和电源去耦网络所需的所有信息。

图 1. Power Supply Design
Power Rail Group(电源轨组)(只读)
基于器件选择和电源轨整合,显示所需的电源轨组。
Schematic Name(板级原理图名称)
允许您为每个电源轨组添加自己的板级原理图参考名称。此信息可导出至 XML 文件,并配合电源供应商或板级原理图检查表一起使用。
Power Domain/Sequence (Read Only)(功耗域/上电和下电顺序(只读))
显示调节器所属的功耗域,及其在上电和下电顺序中的位置。
提示: 断电顺序与上电顺序相反。PDM 可基于所选电源轨整合选项来为 PMC 和其他域提供所有顺序信息。
图 2. 功耗域及上电和下电顺序
Voltage(电压)
允许您更改电源轨的电压。此处执行的任意更改都会影响电源表中连接到此电压的所有电源。
提示: 建议电压保留典型 (TYP) 值,因为这意味着供电设计中包含了覆盖交流纹波和直流容差的平衡的正负范围。仅当电压设置为 TYP 值时,交流纹波和直流容差值才适用,如果调整电压,则需要重新计算交流纹波和直流容差值要求以确保电源轨保持处于允许的范围内。
AC Ripple(交流纹波)
显示每个电源轨分组上允许的交流纹波。
DC Tolerance(直流容差)
显示调节器输出允许的直流容差
Dynamic (A)(动态)
Versal 自适应 SoC 电源轨的动态电流总和,由电源轨根据当前估算来供电。
Step Current (A)(阶跃电流)
Versal 自适应 SoC 电源轨的阶跃负载总和,由电源轨根据当前估算来供电。
Total (A)(总计)
电源轨的电流总量要求,即由电源轨供电的 Versal 自适应 SoC 电源轨电流总和。如果“Power ON Current”(上电电流)大于工作电流,则显示 PoC 要求。
Power Delivery Supply Current (A)(供电电流)
允许您输入每条电源轨的供电电流规格以供确认。输入每条电源轨的电流时,将根据当前电流估算对其进行确认。为了获得最准确的结果,请确保估算结果为最新状态。如果可能,则使用从 Report_Power 导入的结果进行确认。
Power Delivery Margin(供电裕度)
允许您在输入每个电源轨组的电流时确认所选的供电量。PDM 会确认并指示供电解决方案裕度。可使用特性等级来确保将裕度添加到动态要求中。计算方法为:静态要求 + (动态要求 + 特性等级)。

去耦电容表

去耦电容表可基于针对 VCCINT 输入的电流估算结果和阶跃负载来指示所需的去耦。该表可列出 6 种类型的电容器。以下是每种电容器的尺寸和自谐振频率:
330µF-1210
典型的自谐振频率为 0.3 MHz。
100µF-0805
典型的自谐振频率为 0.5 MHz。
47µF-0603
典型的自谐振频率为 0.8 MHz。
22µF-0603
针对收发器为必需。典型的自谐振频率为 1.0 MHz。
10µF-0402
典型的自谐振频率为 2 MHz。
1.0µF-0201
典型的自谐振频率为 10 MHz。
提示: 建议执行 PDN 仿真以确认去耦电容器数量和布局与已完成的 PCB 设计相符。