电源设计管理器资源页面 - 2023.2 简体中文

电源设计管理器 用户指南 (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 简体中文

为设计输入所需的时钟后,必须估算其余资源。资源页面显示在导航窗格视图中的Estimation(估算)部分下。

图 1. 电源设计管理器资源

电源/功耗提示: 为便于浏览,您可使用>图标展开每个页面,并通过在显示的列表中选中所需表格来直接跳转到所选表格。例如,单击自动选择 VCU 即可跳转至 PS & VCU 页面中以便显示 VCU 表格。

PDM 按如下类别来组织各项资源:

PS & VCU
此类别用于显示含有 MPSoC 处理子系统 (PS) 的Processing Subsystem(处理子系统),其中含有四核 Arm® Cortex-A53 和双核 Arm Cortex®-R5F 以及一颗 Mali™ 400 MP GPU。您可在此页面上配置视频编解码单元 (VCU) 和系统监控器。对于此版本的 PDM,仅限 K26 器件才支持 VCU 块。
Clock(时钟)
“Clock”页面涵盖了时钟网络和相关时钟生成电路的功耗估算。PDM 使用显式定义的时钟频率规格,而不是任意时钟频率规格。您应先使用Clocking Wizard来定义每个时钟,然后才能将其用于任何其他工作表。虽然显式时钟需要进行一些设置,但它具有如下优势:
易于识别
唯一的时钟名称使其便于与其他时钟相互区分,尤其是具有相同频率的时钟。
易于使用
修改时钟定义即可将更改传输至使用该时钟的所有工作表。
一致性
时钟扇出可从使用该时钟的所有工作表自动累积,从而可在“Clock”页面上持续估算时钟网络功耗。
Voltage & Current Requirements(电压和电流要求)
该表列出了载卡的所有电源轨要求。其中指定了电源要求和电压要求。
提示: Kria 估算有别于显示 MPSoC 轨的典型功耗估算。SOM 有预连接的供电,因此 PDM 仅显示所需的输入。PDM 还有 DRC,用于确保估算的功耗不超出 K26 SOM 供电的电流限制。
Environment(环境)
允许您将结温强制设为固定值,或者为热处理解决方案指定最大环境温度和有效 ThetaJA(从热仿真获取)。
Thermal Loading(热负载)
该表显示了器件上散失的功耗。对于 Kria,该表还会显示其他外设,例如,SOM 上可用的 DDR、电源调节器和启动器件。热负载表中的值必须用作为第三方热仿真的输入。
图 2. K26 SOM Flotherm 复合模型

Logic(逻辑)
该页面允许您输入逻辑资源使用情况和翻转率。可用 K26 SOM 以及受支持的 Versal 器件资源和使用情况都显示在使用情况表中。
图 3. Logic

Block RAM and UltraRAM(块 RAM 和 UltraRAM)
允许输入块 RAM 和 URAM 使用情况。
DSP
在此处可输入 DSP 块的使用情况以及时钟速率和期望的翻转率。
I/O
I/O 页面中列出了来自处理子系统(DDR4、PSMIO 和 GTR)以及 PL(PL I/O 和 GTH)的所有可用接口。Power Summary & Utilization(功耗汇总信息和使用情况)表基于 Kria K26 SOM 和 2 x 240 管脚连接器来显示可用接口,以确保设计能保持在 K26 SOM 限制范围内。
图 4. I/O 功耗汇总信息和使用情况

对于可编程逻辑 (PL) I/O,Kria K26 SOM 支持接入 6 个 bank:3 个高密度 (HD) bank 和 3 个高性能 (HP) bank。PDM 允许为其中每个 bank 选择 VCCO 电压以及对应所选 VCCO 电压的受支持的 I/O 标准。

图 5. I/O 的可编程逻辑

上图显示,根据您为 HDC VCCO 输入的值 1.8 V,您只能选择 1.8 V IOSTANDARD。由于这些 VCCO 值需由您提供,因此针对 PL I/O 估算所得功耗也将反映为载卡电流和电压要求。此外还会显示 VCCO 电压范围。

图 6. 电压和电流要求

Hard IP Blocks(硬核 IP 块)
该页面允许对所需 PCIe 设置进行定义。
图 7. PCIe 块功耗估算
电源/功耗提示: 对于下拉列表中的可选项,在单元上点击两次Delete键即可将其复位至默认状态。