PL 功耗管理 - 2023.2 简体中文

电源设计管理器 用户指南 (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 简体中文

PL 功耗管理仪表板支持早期“假设”功耗节省分析,例如,“Clock Gating”(时钟门控)、“Frequency Scaling”(频率缩放)、“Logic Gating”(逻辑门控)等。这有助于您了解在设计功耗估算早期阶段中值得注意的部分“Power Management”(功耗管理)功能特性。

在“Power management”仪表板中会自动添加设计内的所有时钟。

图 1. Power Management

PDM 工具中引入了下列功耗管理模式。

  1. Clock Gating

    在此模式下,PL 时钟的门控方式与时钟频率为 0 的逻辑、BRAM、URAM 和 DSP 的时钟门控方式相同。

  2. Frequency Scaling

    此模式用于判定缩放频率时的功耗节省情况。频率缩放后,您需输入电路工作的绝对频率值。

  3. % of Gated Logic(门控逻辑百分比)

    此模式用于判定有特定比例的逻辑处于复位状态时的逻辑功耗。仅当禁用时钟门控时,才能设置此模式,因为启用时钟门控时,逻辑功耗为 0。

    注释: “Power management”页面中的任何更改都不会反映在任何其他对应页面(如,Clock,Logic)中。
Summary of Savings(功耗节省的汇总信息)
您可使用该表根据为每个时钟所选的模式来判定总体设计中的功耗节省情况。因为多个时钟可能采用多个功耗管理模式。
Current Design(当前设计)
表示无功耗管理情况下的设计总功耗
Only Clock Gating(仅限时钟门控)
显示仅因时钟门控而达成的总体设计功耗和功耗节省。
Only Frequency scaling(仅限频率缩放)
显示仅因所选钟频率缩放而达成的总体设计功耗和功耗节省。
Only Logic Gating(仅限逻辑门控)
显示因相应比例 (%) 的逻辑保持复位状态而达成的总体设计功耗和功耗节省。
Clock Domain Power(时钟域功耗)
该表允许您基于时钟选择功耗管理模式。
Potential Savings(潜在节省)
该表会显示每个时钟域的功耗节省。它具有 3 个不同的列,表示每个时钟的每个功耗管理模式下节省的功耗。