适用于 UltraScale+ 器件的 HBM - 2023.2 简体中文

电源设计管理器 用户指南 (UG1556)

Document ID
UG1556
Release Date
2023-10-18
Version
2023.2 简体中文

HBM 选项卡仅限 AMD Virtex™ UltraScale+™ HBM 器件可用。该选项卡用于估算高带宽存储器的功耗。每个 HBM 器件都包含 1 个或 2 个 32 Gb 存储栈。

Page Hit Rate(页面命中率)是存储器事务访问打开的页面(从而实现最快访问)的估算值。例如,在打开的页面内发生顺序存储器访问的可能性更高,这能降低功耗并提高效率。

在主表中,每一行都表示与一个 AXI 端口关联的一条伪通道,该通道能访问 HBM 栈的连续 2 Gb 代码节。有 16 条伪通道与 Stack0 关联,另有 16 条与 Stack1 关联。每一组 16 条伪通道都必须使用 8 个专用存储器控制器之一来访问 HBM,每个存储器控制器都同时访问 2 个 HBM 2 Gb 代码节。

每个存储器控制器的数据速率均以 Mb/s 来指定。有效范围是从 100 到 1800(对于 -1 速度等级,该值为 1600)。相同栈内可有不同速率。但如果速率不同,那么彼此间必须为整数倍关系。例如,如果某个栈内有速率为 1800 的存储器控制器,那么下一个较慢的有效速率值为 900 (1/2),再下一个更慢的速率则为 450 (1/4),以此类推。

读取和写入速率的有效条件如下:

  • 如果“Page Hit Rate”小于 75%,那么 (读速率 + 写速率) 小于或等于 50%
  • 如果“Page Hit Rate”大于或等于 75%,那么 (读速率 + 写速率) 小于或等于 90%