次の表に、メイン PDI とセカンダリ SLR PDI を示します。
プライマリ SLR PDI
ブート ヘッダー |
PLM.elf |
プライマリ SLR の PMC CDO |
メタ ヘッダー |
#SLR boot CDO (SUB_SYSTEM_BOOT_MASTER とも呼ばれ、Bootgen によって SLR ブート PDI から生成される) <トップ SLR への NoC のコンフィギュレーション (ブート前の SSI テクノロジ NoC のコンフィギュレーション)> SLR1 のブート PDI を SLR1 の SBI アドレスへ DMA 転送 Ssit_sync_slaves 1 <timeout> 残りの SLR1 のブート PDI を SLR1 の SBI アドレスへ DMA 転送 Ssit_wait_slaves 1 <timeout> SLR2 のブート PDI を SLR2 の SBI アドレスへ DMA 転送 Ssit_sync_slaves 2 <timeout> 残りの SLR2 のブート PDI を SLR2 の SBI アドレスへ DMA 転送 Ssit_wait_slaves 2 <timeout> SLR3 のブート PDI を SLR3 の SBI アドレスへ DMA 転送 Ssit_sync_slaves 4 <timeout> 残りの SLR3 のブート PDI を SLR3 の SBI アドレスへ DMA 転送 Ssit_wait_slaves 4 <timeout> #ssit_sync_master コマンドを待機しているすべてのスレーブを解放 Ssit_sync_slaves 7 <timeout> <ユーザー定義の NoC 周波数のコンフィギュレーション (ブート後の SSI テクノロジ NoC のコンフィギュレーション)> Ssit_sync_slaves 7 <timeout> |
RPU、APU などのその他のパーティション (オプション) |
#すべての SLR の PL コンフィギュレーション (CONFIG_MASTER とも呼ばれ、Bootgen によって SLR コンフィギュレーション PDI から生成される) SLR1 のコンフィギュレーション PDI を SLR1 の SBI アドレスへ DMA 転送 SLR2 のコンフィギュレーション PDI を SLR2 の SBI アドレスへ DMA 転送 SLR3 のコンフィギュレーション PDI を SLR3 の SBI アドレスへ DMA 転送 プライマリ SLR の PL コンフィギュレーション |
オプションによりその他のパーティション |
セカンダリ SLR ブート PDI
ブート ヘッダー |
PLM.elf |
secondarySLRn の PMC CDO (Bootgen によって挿入される CDO 起動中の ssit_sync_master コマンドを含む)。 |
メタ ヘッダー |
# SLRn Boot CDO <トップ SLR への NoC のコンフィギュレーション (ブート前の SSI テクノロジ NoC のコンフィギュレーション)> ssit_sync_master <ユーザー定義の NoC 周波数のコンフィギュレーション (ブート後の SSI テクノロジ NoC のコンフィギュレーション)> ssit_sync_master |
セカンダリ SLR Config PDI
メタ ヘッダー |
セカンダリ SLRn の PL コンフィギュレーション パーティション |
SSI デバイスの Bootgen BIF フォーマットの詳細は、 『Bootgen ユーザー ガイド』 (UG1283) の SSI テクノロジのサポート を参照してください。