PIPE RX マージン (対 GT クワッド) - 1.0 日本語

Versal ACAP PHY for PCI Express v1.0 LogiCORE IP 製品ガイド (PG345)

Document ID
PG345
Release Date
2022-04-26
Version
1.0 日本語
表 1. PIPE RX マージン (対 GT クワッド)
名前 方向 クロック ドメイン 説明
pipe_rx_margin_req_req 1 出力 pclk RX マージン応答要求。1b の場合、GT クワッドに対する pipe_rx_margin_req_{*} 信号に現れるデータが有効です。MAC は pipe_rx_marginn_req_req を 1b に駆動した後、pipe_rx_marginn_req_ack が 1b に駆動されるのを待ってから 0b に駆動します。
pipe_rx_margin_req_ack 1 入力 pclk RX マージン要求 ACK。1b は、GT クワッドに対する pipe_rx_margin_req_{*} 信号に現れたデータを GT クワッドが受信したことを示します。pipe_rx_margin_req_req が 1b になると、その応答として 1b になります。pipe_rx_margin_req_req が 0b に遷移すると、pipe_rx_margin_req_ack は 0b に駆動されます。
pipe_rx_margin_req_lane_num 2 出力 pclk RX マージン要求レーン番号。0H ~ 3H の範囲でデータを受信した GT クワッドの物理レーン番号です。
pipe_rx_margin_req_cmd 4 出力 pclk RX のマージン要求。アップストリーム ポートの CSKPOS で受信したマージン コマンド、またはダウンストリーム ポートのレーン マージン制御レジスタからのマージン コマンドです。
pipe_rx_margin_req_payload 8 出力 pclk RX マージン要求ペイロード。アップストリーム ポートの CSKPOS で受信した RX マージン ペイロード、またはステップ マージン値です。