目标桥接器 - 4.1 简体中文

DMA/Bridge Subsystem for PCI Express 产品指南 (PG195)

Document ID
PG195
Release Date
2023-11-24
Version
4.1 简体中文

目标桥接器用于接收来自主机的请求。根据 BAR,请求将通过 AXI4‑Lite 主接口转发至内部目标用户或 CQ 旁路端口。 在下游用户逻辑返回非转发请求的数据后,目标桥接器就会生成读取完成 TLP,并通过 CC 总线将其发送至 PCIe IP。

在下表中,PCIe BAR 选择对应于“IP Configuration”(IP 配置)GUI 中的“PCIe BARs”选项卡下设置的选项。

表 1. 32 位 BAR
IP 自定义期间的 PCIe BAR 选择 BAR0(32 位) BAR1(32 位) BAR2(32 位)
默认 DMA    
启用PCIe to AXI Lite Master

PCIe 到 AXI4-Lite 主接口

DMA  
启用PCIe to AXI Lite MasterPCIe to DMA Bypass PCIe 到 AXI4-Lite 主接口 DMA PCIe 到 DMA 旁路
启用 PCIe to DMA Bypass DMA PCIe 到 DMA 旁路  
表 2. 64 位 BAR
IP 自定义期间的 PCIe BAR 选择 BAR0(64 位) BAR2(64 位) BAR4(64 位)
默认 DMA    
启用PCIe to AXI Lite Master PCIe 到 AXI4-Lite 主接口 DMA  
启用PCIe to AXI Lite Master PCIe to DMA Bypass PCIe 到 AXI4-Lite 主接口 DMA PCIe 到 DMA 旁路
启用 PCIe to DMA Bypass DMA PCIe 到 DMA 旁路  

可选择 BAR 的不同组合。上表仅列出所有 BAR 的 32 位选择和 64 位选择作为示例。您可基于自己的需求选择不同 BAR 组合。