总之,为了达成最佳(最小)第一阶段比特流大小,应将 PCIe 复位包管脚与其它配置管脚一起布局在 bank 65 内。如果需要为复位管脚提供新的位置,应考虑将在阶段 1 中配置的任意 I/O 的位置。如果 I/O 的物理位置距离核较远,则会导致在第一阶段内包含额外的配置帧。原因是需要额外的布线资源用于将这些 I/O 包含在第一阶段内。
无论复位管脚位于何处,在阶段 1 内都应保留 bank 65。即使使用 QSPI 等配置模式,也仍然需要 EMCCLK
用于提供尽可能最快的配置,并且该双模式管脚位于 bank 65 中。