MRMAC 用統合ブロック

Versal AI エッジ シリーズ データシート: DC 特性および AC スイッチ特性 (DS958)

Document ID
DS958
Release Date
2024-02-29
Revision
1.6 日本語

Versal AI エッジ デバイス の MRMAC は、1x40GE、4x25GE、4x10GE、および 4xFC32 のデータ レートをサポートします。マルチレート イーサネット MAC (MRMAC) を使用したソリューションに関する資料および詳細は、 『Versal Devices Integrated 100G Multirate Ethernet MAC (MRMAC) LogiCORE IP 製品ガイド』 (PG314) から入手できます。 『Versal アーキテクチャおよび製品データシート: 概要』 (DS950) に、各 Versal AI エッジ デバイスに含まれるブロック数が記載されています。

表 1. MRMAC デザインの最大パフォーマンス
シンボル 説明 スピード グレードおよび動作電圧 (VCCINT) 別の機能の性能 単位
0.88V (H) 0.80V (M) 0.70V (L)
-2 -2 -1 -2 -1
FRX_CORE_CLK 受信コア クロック 705.250 705.250 664.063 705.250 644.531 MHz
FTX_CORE_CLK 送信コア クロック 705.250 705.250 664.063 705.250 644.531 MHz
FRX_AXIS_CLK 受信 AXI4-Stream インターフェイス クロック 420.000 420.000 420.000 420.000 322.266 MHz
FTX_AXIS_CLK 送信 AXI4-Stream インターフェイス クロック 420.000 420.000 420.000 420.000 322.266 MHz
FRX_SERDES_CLK シリアライザー/デシリアライザー クロック 664.063 664.063 664.063 664.063 644.531 MHz
FRX_ALT_SERDES_CLK 1 受信シリアライザー/デシリアライザー代替クロック 352.625 352.625 332.031 352.625 322.266 MHz
FTX_ALT_SERDES_CLK 1 送信シリアライザー/デシリアライザー代替クロック 352.625 352.625 332.031 352.625 322.266 MHz
FRX_TS_CLK 受信タイムスタンプ クロック 350.000 350.000 350.000 350.000 350.000 MHz
FTX_TS_CLK 送信タイムスタンプ クロック 350.000 350.000 350.000 350.000 350.000 MHz
FRX_FLEXIF_CLK 受信 Flex インターフェイス クロック 420.000 420.000 420.000 420.000 322.266 MHz
FTX_FLEXIF_CLK 送信 Flex インターフェイス クロック 420.000 420.000 420.000 420.000 322.266 MHz
FAPB3_CLK AMBA® Advanced Peripheral Bus (APB3) クロック 300.000 300.000 300.000 300.000 300.000 MHz
  1. ALT_SERDES_CLK は、プライマリ SERDES_CLK の 2 分の 1 の速度で動作します。詳細は、 『Versal Devices Integrated 100G Multirate Ethernet MAC (MRMAC) LogiCORE IP 製品ガイド』 (PG314) を参照してください。