功能特性 - 2.3 简体中文

Versal Adaptive SoC 600G Channelized Multirate Ethernet Subsystem (DCMAC) LogiCORE IP 产品指南 (PG369)

Document ID
PG369
Release Date
2023-11-08
Version
2.3 简体中文
  • 支持 1 x 400GE、3 x 200GE、6 x 100GE 或者 100 Gbps、200 Gbps 与 400 Gbps 组合(总计最高 600 Gbps)
  • 用户侧分段式 AXI4‑Stream 接口,AXI4‑Stream 时钟频率为 390.625 MHz
  • 40 通道 Time‑Sliced MAC,支持 600 Gbps 运行
    • 适用于时间分片式 (time‑sliced) 应用的通道化选项
    • 支持最多 40 条通道
    • 用户定义的带宽分配粒度
  • 80 位、160 位或 320 位接口,连接至串行收发器
  • IEEE 1588 网络测量和控制系统的精密时钟同步协议标准(IEEE 1588):在入口和出口处添加完整位宽的单步和双步硬件时间戳

  • 暂停帧处理,包括基于优先级的流量控制

  • 可选内置 RS‑FEC 功能