ソース同期のシリアライズおよびデシリアライズ (最大 1050 Mb/s) (XAPP1064) - Spartan®-6 FPGA の ISERDES および OSERDES プリミティブを入力遅延ブロックや位相検出回路と共に効率的に使用する方法について説明しています。 - XAPP1064
xapp1064.pdf
Document ID
XAPP1064
Release Date
2010-06-03
Revision
1.1 日本語