HD | HP |
---|---|
N/A | 可 |
ドライバーは LVDCI と類似しており、入力は HSTL および SSTL と類似しています。VREF 基準電圧の入力を使用すると、HSLVDCI (high-speed LVDCI) は、シングルエンド LVCMOS タイプのレシーバーを使用する場合より優れた入力感度をレシーバーで許容できます。
HP I/O バンクには制御インピーダンス出力ドライバーがあり、外部のソース終端抵抗を使用せずに直列終端を与えることができます。インピーダンスの正確な値は、OUTPUT_IMPEDANCE 属性と VRP ピンに接続された 240Ω の外部抵抗によって設定されます。OUTPUT_IMPEDANCE 属性の有効な値は、HSLVDCI 規格では RDRV_48_48 のみであり、48Ω の設定に対応します。
次の図に、HSLVDCI 制御インピーダンス ドライバーの双方向終端テクニックを使用した回路図の例を示します。VREF で制御インピーダンス ドライバーをサポートする DCI I/O 規格は、HSLVDCI_15 および HSLVDCI_18 です。
電気的仕様は、 『Spartan UltraScale+ FPGA データシート: DC 特性および AC スイッチ特性』 (DS930) の LVDCI VOH および VOL を参照してください。
次の表に、HSLVDCI I/O 規格に適用できる属性を示します。この規格は HP I/O バンクでのみ使用可能です。次の表に示すプリミティブから派生するプリミティブ (たとえば、*_DIFF_OUT、*_DCIEN、*_IBUFDISABLE、または *_INTERMDISABLE) もサポートされます。サポートされるすべての派生プリミティブについては、SelectIO IOB インターフェイス プリミティブ を参照してください。
属性 | プリミティブ | ||
---|---|---|---|
IBUF | OBUF/OBUFT/IOBUF | ||
許容値 | デフォルト | ||
IOSTANDARD | HSLVDCI_15、HSLVDCI_18 | HSLVDCI_15、HSLVDCI_18 | |
SLEW | N/A | FAST、MEDIUM、SLOW | SLOW |
OUTPUT_IMPEDANCE | N/A | RDRV_48_48 |