DIFF_HSTL_I_12 - UG861

Spartan UltraScale+ FPGA SelectIO リソース ユーザー ガイド (UG861)

Document ID
UG861
Release Date
2024-12-23
Revision
1.0 日本語

使用可能な I/O バンクのタイプ

HD HP
不可

差動 HSTL クラス I は、相補シングルエンド HSTL_I_12 タイプのドライバーと差動レシーバーをペアで使用します。オプションの調整なしの分割入力 ODT によって、VCCO/2 への R (R = Z0) のテブナン等価抵抗が提供されます。40Ω、48Ω、または 60Ω のドライバーを選択できる、調整なしのオンダイ ソース終端機能 (OUTPUT_IMPEDANCE) が HP I/O バンクで利用可能です。ドライバー出力インピーダンスのデフォルト値は 48Ω です。