構文
-
Zynq デバイスおよび Zynq UltraScale+ MPSoC の場合:
[hivec] <partition>
-
AMD Versal™
アダプティブ SoC の場合:
{ hivec, file=<partition> }
説明
例外ベクター テーブルの場所を hivec
として指定します。これは、a53 (32 ビット) および r5 コアにのみ適用されます。
- hivec: 0xFFFF0000 の例外ベクター テーブル。
- lovec: 0x00000000 の例外ベクター テーブル。これがデフォルト値です。
引数
なし例
-
Zynq デバイスおよび Zynq UltraScale+ MPSoC の場合:
all: { [bootloader, destination_cpu=a53_0] fsbl.elf [destination_cpu=r5-0,hivec] app1.elf }
-
AMD Versal™
アダプティブ SoC の場合:
all: { image { name = image1, id = 0x1c000001 { type=bootloader, file=plm.elf } { type=pmcdata, file=pmc_cdo.bin } { type=cdo, file=fpd_data.cdo } { core=psm, file=psm.elf } { core=r5-0, hivec, file=hello.elf } } }