MMCM を使用して FPGA ロジックのシステム クロック (メモリ クロックの 4 分周) を生成すること メモリ インターフェイスの中央のバンクに配置すること 内部フィードバックを使用すること 入力分周器で分周した入力クロック周波数 ≥ 70 MHz (CLKINx / D ≥ 70 MHz) であること 整数倍の周波数および出力分周値を使用すること